6SE7022-6TP60-Z,6SE7022-6TP60-Z
6SE7022-6TP60-Z6SE7022-6TP60-Z
(2)基于緩存內(nèi)容關(guān)鍵特征
的替換算法,其代表算法有
:①Size替換算法:將大
的內(nèi)容替換出Cache②LRU—
MIN替換算法:該算法力圖使
被替換的文檔個(gè)數(shù)少。設(shè)
待緩存文檔的大小為S,對(duì)
Cache中緩存的大小至少是S
的文檔,根據(jù)LRU算法進(jìn)行替
換;如果沒(méi)有大小至少為S的
對(duì)象,則從大小至少為S/2的
文檔中按照LRU算法進(jìn)行替換
;③LRU—Threshold替換算
法:和LRU算法一致,只是大
小超過(guò)一定閾值的文檔不能
被緩存;④Lowest Lacency
First替換算法:將訪問(wèn)延遲
小的文檔替換出Cache。
(3)基于代價(jià)的替換算法,
該類(lèi)算法使用一個(gè)代價(jià)函數(shù)
對(duì)Cache中的對(duì)象進(jìn)行評(píng)估,
后根據(jù)代價(jià)值的大小決定
替換對(duì)象。其代表算法有:
①Hybrid算法:算法對(duì)Cache
中的每一個(gè)對(duì)象賦予一個(gè)效
用函數(shù),將效用小的對(duì)象
替換出Cache;②Lowest
Relative Value算法:將效
用值低的對(duì)象替換出Cache
;③Least Normalized Cost
Replacement(LCNR)算法:
該算法使用一個(gè)關(guān)于文檔訪
問(wèn)頻次、傳輸時(shí)間和大小的
推理函數(shù)來(lái)確定替換文檔;
④Bolot等人 提出了一種基
于文檔傳輸時(shí)間代價(jià)、大小
、和上次訪問(wèn)時(shí)間的權(quán)重推
理函數(shù)來(lái)確定文檔替換;
⑤Size—Adjust LRU(SLRU
)算法:對(duì)緩存的對(duì)象按代
價(jià)與大小的比率進(jìn)行排序,
并選取比率小的對(duì)象進(jìn)行
替換。
作用介紹
在計(jì)算機(jī)技術(shù)發(fā)展過(guò)程中,主
存儲(chǔ)器存取速度一直比中央
處理器操作速度慢得多,使
中央處理器的高速處理能力
不能充分發(fā)揮,整個(gè)計(jì)算機(jī)
系統(tǒng)的工作效率受到影響。
有很多方法可用來(lái)緩和中央
處理器和主存儲(chǔ)器之間速度
不匹配的矛盾,如采用多個(gè)
通用寄存器、多存儲(chǔ)體交叉
存取等,在存儲(chǔ)層次上采用
高速緩沖存儲(chǔ)器也是常用的
方法之一。很多大、中型計(jì)
算機(jī)以及新近的一些小型機(jī)
、微型機(jī)也都采用高速緩沖
存儲(chǔ)器。
ASML 4022.486.57153 ATRS XT2 SSY Coil Assembly SVG
ASML/SVG Focus Daughter Board P/N:865-8016-002
Pulnix ASML CCD TV Camera TM-710i refurbished
ASML 4022.484.72232 AWH Gripper Wrist LP Assembly SVG
N58186 ASML Rack w/2 Singal SSP Cards
ASML 4022.471.96091 Board Assembly SVG
ASML 4022.476.01041 Modular Power Supply 24V 5A
ASML 4022.471.68494 PAAC 325/14 AT-C/2 POWER SUPPLY
ASML 4022.470.4031 Chassis SVG
ASML 4022.471.6240 Fiber Optic Tranceiver Board