6SE7022-6TP60,
6SE7022-6TP606SE7022-6TP60
主存地址與緩存地址的轉(zhuǎn)換
有兩部分,組地址是按直接
映象方式,按地址進(jìn)行訪問
,而塊地址是采用全相聯(lián)方
式,按內(nèi)容訪問。組相聯(lián)的
地址轉(zhuǎn)換部件也是采用相關(guān)
存儲(chǔ)器實(shí)現(xiàn)。
優(yōu)點(diǎn):塊的沖突概率比較低
,塊的利用率大幅度提高,
塊失效率明顯降低。
缺點(diǎn):實(shí)現(xiàn)難度和造價(jià)要比
直接映象方式高。
替換策略
1. 根據(jù)程序局部性規(guī)律可知
:程序在運(yùn)行中,總是頻繁
地使用那些近被使用過的
指令和數(shù)據(jù)。這就提供了替
換策略的理論依據(jù)。綜合命
中率、實(shí)現(xiàn)的難易及速度的
快慢各種因素,替換策略可
有隨機(jī)法、先進(jìn)先出法、
近少使用法等。
(1).隨機(jī)法(RAND法)
隨機(jī)法是隨機(jī)地確定替換的
存儲(chǔ)塊。設(shè)置一個(gè)隨機(jī)數(shù)產(chǎn)
生器,依據(jù)所產(chǎn)生的隨機(jī)數(shù)
,確定替換塊。這種方法簡
單、易于實(shí)現(xiàn),但命中率比
較低。
(2).先進(jìn)先出法(FIFO法
)
先進(jìn)先出法是選擇那個(gè)先
調(diào)入的那個(gè)塊進(jìn)行替換。當(dāng)
先調(diào)入并被多次命中的塊
,很可能被優(yōu)先替換,因而
不符合局部性規(guī)律。這種方
法的命中率比隨機(jī)法好些,
但還不滿足要求。先進(jìn)先出
方法易于實(shí)現(xiàn),
(3).近少使用法(LRU
法)
LRU法是依據(jù)各塊使用的情況
, 總是選擇那個(gè)近少使
用的塊被替換。這種方法比
較好地反映了程序局部性規(guī)
律。 實(shí)現(xiàn)LRU策略的方法有
多種。
2 在多體并行存儲(chǔ)系統(tǒng)中,
由于 I/O 設(shè)備向主存請(qǐng)求的
級(jí)別高于 CPU 訪存,這就出
現(xiàn)了 CPU 等待 I/O 設(shè)備訪
存的現(xiàn)象,致使 CPU 空等一
段時(shí)間,甚至可能等待幾個(gè)
主存周期,從而降低了 CPU
的工作效率。為了避免 CPU
與 I/O 設(shè)備爭搶訪存,可在
CPU 與主存之間加一級(jí)緩存
,這樣,主存可將 CPU 要取
的信息提前送至緩存,一旦
主存在與 I/O 設(shè)備交換時(shí),
CPU 可直接從緩存中讀取所
需信息,不必空等而影響效
率。
3 目前提出的算法可以分為
以下三類(類是重點(diǎn)要
掌握的):
(1)傳統(tǒng)替換算法及其直接
演化,其代表算法有 :
①LRU( Least Recently
Used)算法:將近少使
用的內(nèi)容替換出Cache ;
②LFU( Lease Frequently
Used)算法:將訪問次數(shù)
少的內(nèi)容替換出Cache;③如
果Cache中所有內(nèi)容都是同一
天被緩存的,則將大的文
檔替換出Cache,否則按LRU
算法進(jìn)行替換 。④FIFO(
First In First Out):遵循
先入先出原則,若當(dāng)前Cache
被填滿,則替換早進(jìn)入
Cache的那個(gè)。
Pulnix TM-745i ASML 859-9489-002 Camera SVG
Pulnix TM-710i ASML 859-9499-002 Camera SVG
ASML 4022.470.88462 Torque Force Sensor Cable Assembly
HP Agilent 5517D Laser Head C19 ASML/SVG 4022.454.71615
ASML/SVG Cap Gauge ASP Board P/N:854-8145-003
ASML/SVG Dual Channel Aquisition Board P/N:865-8023-005
ASML/SVG A5167 Perkin-Elmer PC Board P/N:851-8618-004
ASML/SVG PowerAmplifier Board P/N:859-0928-008